Dispositivo Lógico Programável CPLD | FPGA

# | Imagens | Nº da peça do fabricante | Fabricante | Descrição | Pacote |
---|---|---|---|---|---|
1 | ![]() | 5M240ZT100C5N | Intel/Altera | Faixa de tensão de alimentação - VCCIO: 1,71 V ~ 1,89 V Faixa de temperatura operacional: 0℃~+85℃ Blocos de matriz lógica: 240 Tipo: Outro PLD | TQFP-100(14x14) |
2 | ![]() | 10CL025YU256I7G | Intel/Altera | RAM de bloco incorporado: 608256 bits Faixa de temperatura operacional: -40℃~+100℃ Elementos Lógicos / Células: 24624 Blocos de matriz lógica: 1539 | UBGA-256 |
3 | ![]() | AG10KL144H | AGM Microeletrônica | LQFP-144(20x20) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LQFP-144(20x20) |
4 | ![]() | AG256SL100 | AGM Microeletrônica | LQFP-100(14x14) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LQFP-100(14x14) |
5 | ![]() | AGRV2KQ32 | AGM Microeletrônica | QFN-32(4x4) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | QFN-32(4x4) |
6 | ![]() | ATF16V8B-15PU | Tecnologia de microchip | Faixa de tensão de alimentação - VCCIO: 5V Tipo: EEPLD DIP-20 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | DIP-20 |
7 | ![]() | EF2M45LG48B | Analógico | LQFP-48-EP(7x7) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LQFP-48-EP(7x7) |
8 | ![]() | EP2C5T144C8N | Intel/Altera | Bloco de RAM incorporado: 119808 bits Faixa de temperatura operacional :0℃~+85℃ Elementos Lógicos / Células: 4608 Blocos de matriz lógica: 288 | TQFP-144(20x20) |
9 | ![]() | EP4CE6E22C8N | Intel/Altera | RAM de bloco incorporado: 276480 bits Faixa de temperatura operacional: 0℃~+85℃ Elementos Lógicos / Células: 6272 Blocos de matriz lógica: 392 | PQFP-144-EP(20x20) |
10 | ![]() | EP4CE6F17C8N | Intel/Altera | RAM de bloco incorporado: 276480 bits Faixa de temperatura operacional: 0℃~+85℃ Elementos Lógicos / Células: 6272 Blocos de matriz lógica: 392 | FBGA-256 |
11 | ![]() | EP4CE10E22C8N | Intel/Altera | RAM de bloco incorporado: 423936 bits Faixa de temperatura operacional: 0℃~+85℃ Elementos Lógicos / Células: 10320 Blocos de matriz lógica :645 | LQFP-144-EP(20x20) |
12 | ![]() | EP4CE10E22I7N | Intel/Altera | RAM de bloco incorporado: 423936 bits Faixa de temperatura operacional: -40℃~+100℃ Elementos Lógicos / Células :10320 Blocos de matriz lógica: 645 | LQFP-144-EP(20x20) |
13 | ![]() | EP4CE10F17C8N | Intel/Altera | RAM de bloco incorporado: 423936 bits Faixa de temperatura operacional: 0℃~+85℃ Elementos Lógicos / Células: 10320 Blocos de matriz lógica: 645 | FBGA-256 |
14 | ![]() | EP4CE22F17C8N | Intel/Altera | RAM de bloco incorporado: 608256 bits Faixa de temperatura operacional: 0℃~+85℃ Elementos Lógicos / Células: 22320 Blocos de matriz lógica: 1395 | FBGA-256 |
15 | ![]() | EPCQ16ASI8N | Intel/Altera | SOIC-8 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | SOIC-8 |
16 | ![]() | EPCQ64ASI16N | Intel/Altera | SOIC-16-300mil Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | SOIC-16-300mil |
17 | ![]() | EPM240T100C5N | Intel/Altera | Faixa de tensão de alimentação - VCCIO: 2,5 V; 3,3 V Faixa de temperatura operacional :0℃~+85℃ Blocos de matriz lógica: 240 Tipo: Outro PLD | TQFP-100(14x14) |
18 | ![]() | EPM240T100I5N | Intel/Altera | Faixa de temperatura operacional: -40℃~+100℃ Blocos de matriz lógica: 240 Tipo: Outro PLD | TQFP-100(14x14) |
19 | ![]() | EPM570T100C5N | Intel/Altera | Faixa de tensão de alimentação - VCCIO: 2,5 V; 3,3 V Faixa de temperatura operacional: 0℃~+85℃ Blocos de matriz lógica: 570 Tipo: Outro PLD | TQFP-100(14x14) |
20 | ![]() | EPM570T144C5N | Intel/Altera | Faixa de tensão de alimentação - VCCIO: 2,5 V; 3,3 V Faixa de temperatura operacional: 0℃~+85℃ Blocos de matriz lógica: 570 Tipo: Outro PLD | TQFP-144(20x20) |
21 | ![]() | EPM1270T144C5N | Intel/Altera | Faixa de tensão de alimentação - VCCIO: 2,5 V; 3,3 V Faixa de temperatura operacional: 0℃~+85℃ Blocos de matriz lógica: 1270 Tipo: Outro PLD | TQFP-144(20x20) |
22 | ![]() | EPM1270T144I5N | Intel/Altera | Faixa de tensão de alimentação - VCCIO: 2,5 V; 3,3 V Faixa de temperatura operacional: -40℃~+100℃ Blocos de matriz lógica: 1270 Tipo: Outro PLD | TQFP-144(20x20) |
23 | ![]() | ICE40UP5K-SG48I | Treliça | Bloco de RAM incorporado: 1171456 bits Faixa de temperatura operacional :-40℃~+100℃ Elementos Lógicos / Células: 5280 Blocos de matriz lógica: 660 | QFN-48-EP(7x7) |
24 | ![]() | LCMXO2-1200HC-4TG100I | Treliça | Bloco de RAM incorporado: 65536 bits Faixa de temperatura operacional: -40℃~+100℃ Elementos Lógicos / Células: 1280 Blocos de matriz lógica: 160 | TQFP-100(14x14) |
25 | ![]() | LCMXO2-1200HC-4TG144C | Treliça | Bloco de RAM incorporado: 65536 bits Faixa de temperatura operacional: 0℃~+85℃ Elementos Lógicos / Células: 1280 Blocos de matriz lógica: 160 | TQFP-144(20x20) |
26 | ![]() | XC6SLX9-2TQG144C | AMD/XILINX | LQFP-144(20x20) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LQFP-144(20x20) |
27 | ![]() | XC6SLX9-2TQG144I | AMD/XILINX | LQFP-144(20x20) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LQFP-144(20x20) |
28 | ![]() | XC6SLX16-2FTG256C | AMD/XILINX | FBGA-256 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FBGA-256 |
29 | ![]() | XC6SLX16-2FTG256I | AMD/XILINX | FBGA-256 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FBGA-256 |
30 | ![]() | XC7A35T-2CSG325I | AMD/XILINX | CSBGA-325 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | CSBGA-325 |
31 | ![]() | XC7A35T-2FGG484I | AMD/XILINX | FBGA-484 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FBGA-484 |
32 | ![]() | XC7A35T-2FTG256C | AMD/XILINX | LBGA-256 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LBGA-256 |
33 | ![]() | XC7A50T-2FGG484I | AMD/XILINX | FBGA-484 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FBGA-484 |
34 | ![]() | XC7A100T-2FGG484I | AMD/XILINX | BGA-484 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | BGA-484 |
35 | ![]() | XC7A100T-2FGG676I | AMD/XILINX | FBGA-676 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FBGA-676 |
36 | ![]() | XC7A200T-2FBG484I | AMD/XILINX | FCBGA-484 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FCBGA-484 |
37 | ![]() | XC7K325T-2FFG900I | AMD/XILINX | FFG-900 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FFG-900 |
38 | ![]() | XC7S25-2CSGA225I | AMD/XILINX | CSGA-225(13x13) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | CSGA-225(13x13) |
39 | ![]() | XC7Z020-2CLG400I | AMD/XILINX | CSPBGA-400 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | CSPBGA-400 |
40 | ![]() | XC9536XL-10VQG44C | AMD/XILINX | LQFP-44(10x10) Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | LQFP-44(10x10) |
41 | ![]() | XCKU5P-2FFVB676I | AMD/XILINX | FCBGA-676 Dispositivo Lógico Programável (CPLDs/FPGAs) RoHS | FCBGA-676 |
Dada a ampla gama de categorias de produtos e o lançamento contínuo de novos produtos, os modelos nesta lista podem não cobrir todas as opções. Convidamos você a nos consultar a qualquer momento para obter informações mais detalhadas.
Dispositivo Lógico Programável (CPLD/FPGA) | |||
Fabricante | Pacote | Faixa de tensão de alimentação | |
|
|
| |
Tipo | Blocos de matriz lógica | Elementos Lógicos / Células | |
|
|
| |
RAM de bloco incorporado | Faixa de temperatura operacional | Tempo máximo de atraso Tpd | |
|
|
| |
Número de portas lógicas | |||
|
CPLDComplex Programmable Logic Device e FPGAField-Programmable Gate Array são dois tipos de dispositivos lógicos programáveis (PLD) que desempenham um papel importante no projeto de circuitos digitais e são altamente personalizáveis e flexíveis.
I. Conceitos básicos
CPLD:Dispositivos Lógicos Programáveis Complexos, desenvolvidos a partir de dispositivos PAL e GAL, pertencem à categoria de circuitos integrados de larga escala. Eles permitem que os usuários construam circuitos integrados digitais com funções lógicas de acordo com suas próprias necessidades.
FPGA:Matriz de portas programáveis em campo, que é um desenvolvimento adicional de dispositivos programáveis como PAL, GAL, CPLD, etc. Como um circuito semi-customizado no campo de circuitos integrados de aplicação específica (ASICs), ele aborda as deficiências dos circuitos customizados e supera a limitação do número limitado de circuitos de porta em dispositivos programáveis existentes.
II. Estrutura e Composição
CPLD:
É composto principalmente de três partes: bloco lógico, canal de interconexão programável e bloco de E/S.
Um bloco lógico é semelhante a um PLD de pequena escala, geralmente contendo várias células macro, cada uma das quais consiste em uma matriz de termos de produto, uma alocação de termos de produto e registradores programáveis.
O canal de interconexão programável fornece uma rede de interconexão entre blocos lógicos, células macro e pinos de entrada/saída.
O bloco de E/S fornece uma interface entre a lógica interna e os pinos de E/S do dispositivo.
FPGA:
Ele é composto por uma série de unidades lógicas programáveis, como tabelas de consulta (LUTs) e flip-flops.
Essas unidades lógicas e flip-flops podem ser programados para implementar várias funções lógicas e são conectados entre si por meio de portas lógicas e fios.
Os FPGAs também contêm uma série de pinos de E/S de entrada/saída para comunicação com circuitos externos ou outros FPGAs.